吉永 努
YOSHINAGA TSUTOMU
J-GLOBAL ID: 200901088190174843
Researchmap Member ID: 1000008552
INFORMATION
2023-02 ~ | The University of Electro-Communications Graduate School of Informatics and Engineering, Department of Computer and Network Engineering, Cluster I (Informatics and Computer Engineering)"Professor |
2016-04-01 ~ | University of Electro-Communications Graduate School of Informatics and EngineeringProfessor |
2010-04-01 ~ | 電気通信大学 大学院情報システム学研究科 情報ネットワークシステム学専攻教授 |
~ 1988-03 | Utsunomiya University Graduate School, Division of Engineering情報工学専攻 |
~ 1986-03 | Utsunomiya University Faculty of Engineering情報工学科 |
1979-04 ~ 1982-03 | Gunma Prefectural Oota High school |
2024-04 ~ 2027-03 | 通信量削減とQoS向上のための通信負荷に適応するD2D分散協調キャッシュの開発 |
2021-04 ~ 2024-03 | distributed and cooperative cache server architecture to realize traffic volume reduction and low-latency response |
2020-04 ~ 2024-03 | Researches on Model-aided Learning Approaches for Reliable Realtime Control in Future Wireless Systems |
2018-04 ~ 2021-03 | Reducing communication volume of contents delivery network using distributed collaborative caches |
2016-07-01 ~ 2019-03-31 | 分散配置キャッシュ利用によるインターネット通信データ量削減の検証 |
2017-02-01 ~ 2018-01-31 | FPGAを用いたデータ処理アクセラレータに関する研究 |
2014-04 ~ 2017-03 | 専用ハードウェアを用いたデータストリーム管理システムの開発 |
2015-04-01 ~ 2016-03-31 | コンテンツ分割キャッシュを用いた配信ネットワークの効率化 |
2010 ~ 2012 | Network architecture and communication of a photonicnetwork-on-chip with fully utilizing inherent parallelism in applications |
2007 ~ 2009 | A study on high-performance and reliable networks with dynamic communication prediction |
2005 ~ 2006 | Research on the speculative Processing of computer systems based on the information theory approach |
2002 ~ 2005 | High-Performance Multicomputer based on Receiving Message Prediction |
2000 ~ 2001 | Receiving Message Prediction and Speculative Execution of the Receiving Process |
1999 ~ 2000 | 通信スケジューリングを考慮した適応ルーティングに関する研究 |
1998 ~ 2000 | Design and Implementation of the A-NET Multicomputer based on System-on-Chip Architecture |
1997 ~ 1998 | 並列オブジェクト指向計算機の性能評価に関する研究 |
1997 ~ 1998 | High Performance Implementation of a Parallel Object-Oriented Language using Type Inference |
1996 ~ 1996 | 非決定的並列プログラム検証のための論理時間に基づく再演機構 |
1995 ~ 1995 | 並列オブジェクト指向言語の高並列計算機への高効率実装に関する研究 |
1995 ~ 1995 | 自律系並列オブジェクト指向計算モデルに関する研究 |
1994 ~ 1994 | 超並列オブジェクト指向ソフトウェアのための視覚的プログラミング環境の構築 |
1992 ~ 1994 | Development of a parallel Object-Oriented Total Architecture [A-NET] |
1993 ~ 1993 | 超並列計算機のためのトポロジ独立なメッセージルーティングに関する研究 |
1993 ~ 1993 | 超並列処理のためのオブジェクト指向言語とその処理に関する研究 |
1992 ~ 1992 | 高並列オブジェクト指向計算機のためのオペレーティングシステムの研究 |
1992 ~ 1992 | 超並列処理のためのオブジェクト指向言語とその理処に関する研究 |
1988 ~ 1989 | THE STUDY ON CONFIGURATION CONTROL OF ELECTRICAL POWER SYSTEM WITH CASE-BASED REASONING |
1987 ~ 1988 | Object-Oriented, Highly Parallel AI Machine |
2017-06 ~ | IEICE adviser |
2017-03 ~ | IEICE fellow |
2012-05 ~ | the institute of electronics, information and communication engineering senior member |
2015-06 ~ 2017-06 | IEICE Technical Committee on Computer Systems |
2016-11 ~ | IPSJ computer science education committee member |
1999 ~ 2016-05 | IEICE reviewer |
2013-05 ~ 2015-05 | the institute of electronics, information and communication engineering CPSY Chair |
2010-11 ~ 2014-05 | the institute of electronics, information and communication engineering IEICE Trans. ED Editor |
2011-05 ~ 2013-04 | the institute of electronics, information and communication engineering CPSY vice-Chair |
2005-05 ~ 2011-05 | 電子情報通信学会 コンピュータシステム研究専門委員 |
2006-05 ~ 2010-05 | 電子情報通信学会 和文論文誌D編集委員 |
2006-06 ~ 2009-05 | IPSJ reviewer |
2007-05 ~ 2009-03 | 情報処理学会 情報システム教育委員 |
2002 ~ 2005-05 | the institute of electronics, information and communication engineering CPSY secretary |
2001 ~ 2005 | 情報処理学会 論文誌編集委員 |
1995 ~ 1997 | 情報処理学会 計算機アーキテクチャ研究会連絡委員 |